Renesas SuperH SH7710 E10A Manual de usuario Pagina 42

  • Descarga
  • Añadir a mis manuales
  • Imprimir
  • Pagina
    / 46
  • Tabla de contenidos
  • MARCADORES
  • Valorado. / 5. Basado en revisión del cliente
Vista de pagina 41
2. SH7710 ご使用時のソフトウェア仕様
34
(c) 測定項目
測定項目は、[Performance Analysis]ダイアログボックスの[Channel14]で行います。最大 4 つの条
件を同時に指定可能です。表 2.9 に示します(表 2.9 のオプションは、PERFORMANCE_SET コマン
ドの<mode>パラメータです。また、[Performance Analysis]ウィンドウの CONDITION に表示します)
2.9 測定項目 (1)
選択名
オプシ
ョン名 選択項目
Disabled
なし 測定しない。
Elapsed time AC
経過サイクル
Number of execution states VS
実行ステート数
Branch instruction counts BT
分岐命令回数
Number of execution instructions I
実行命令数
DSP-instruction execution counts DI DSP
命令実行回数
DSP
機能を搭載したデバイスのみ測定できます。
Instruction/data conflict cycle MAC
命令
-
データコンフリクトサイクル
Other conflict cycles than instruction/data OC
命令
-
データ以外のコンフリクトサイク
Exception/interrupt counts EA
例外・割込み回数
Data-TLB miss cycle MTS TLB
ミス(データアクセス)サイクル
MMU
機能を搭載したデバイスのみ測定できます。
Instruction-TLB miss cycle ITS TLB
ミス(命令フェッチ)サイクル
MMU
機能を搭載したデバイスのみ測定できます。
Interrupt counts INT
割込み回数
Number of BL=1 instructions BL1 BL=1
(特権モードで割込みマスク状態)命令実行数
Number of MD=1 instructions MD1 MD=1
(特権モード)命令実行数
Instruction cache-miss counts IC
キャッシュミス(命令フェッチ)回
Data cache-miss counts DC
キャッシュミス(データアクセス)回数
Instruction fetch stall IF
命令フェッチストール
Data access stall DA
データアクセスストー
Instruction cache-miss stall ICS
命令キャッシュミスストール
Data cache-miss stall DCS
データキャッシュミスストール
Cacheable access stall CS
キャッシュブルアクセスストール
X/Y-RAM access stall XYS X / Y-RAM
アクセスストール
X / Y-RAM
を搭載したデバイスのみ測定できます。
URAM access stall US U-RAM
アクセスストール
U-RAM
を搭載したデバイスのみ測定できます
Instruction/data access stall cycle MA
命令・データアクセスのストールサイクル
Other access cycles than instruction/data NMA
命令・データアクセス以外のアクセスサイクル
Non-cacheable area access cycle NCC
ノンキャッシュエリアアクセスサイクル
Non-cacheable area instruction access cycle NCI
ノンキャッシュエリア命令アクセスサイクル
Vista de pagina 41
1 2 ... 37 38 39 40 41 42 43 44 45 46

Comentarios a estos manuales

Sin comentarios